مقاله طراحی وارونگر دیجیتال خوددر بایاس سرعت بالا و توان پایین با ولتاژ تغذیه 0/46 ولت، با استفاده از تکنولوژی CMOS؛90 نانومتر با word دارای 7 صفحه می باشد و دارای تنظیمات در microsoft word می باشد و آماده پرینت یا چاپ است
فایل ورد مقاله طراحی وارونگر دیجیتال خوددر بایاس سرعت بالا و توان پایین با ولتاژ تغذیه 0/46 ولت، با استفاده از تکنولوژی CMOS؛90 نانومتر با word کاملا فرمت بندی و تنظیم شده در استاندارد دانشگاه و مراکز دولتی می باشد.
این پروژه توسط مرکز مرکز پروژه های دانشجویی آماده و تنظیم شده است
توجه : در صورت مشاهده بهم ریختگی احتمالی در متون زیر ،دلیل ان کپی کردن این مطالب از داخل فایل ورد می باشد و در فایل اصلی مقاله طراحی وارونگر دیجیتال خوددر بایاس سرعت بالا و توان پایین با ولتاژ تغذیه 0/46 ولت، با استفاده از تکنولوژی CMOS؛90 نانومتر با word،به هیچ وجه بهم ریختگی وجود ندارد
سال انتشار: 1391
محل انتشار: همایش ملی علوم و مهندسی کامپیوتر
تعداد صفحات: 7
چکیده:
وارونگر، هسته صنعت الکترونیک به شمار می رود, به طوری که می توان آن را عنصر اصلی بسیاری از وسایل و قطعات از جمله مایکروویو، ابزار قدرت، شارژرهای باتری، سیستم های تهویه مطبوع، کامپیوتر و غیره دانست. در این مقاله با بکار گیری تکنولوژی CMOS، وارونگر دیجیتال خود- بایاس معرفی شده و اصول کلی عملکرد آن مورد بررسی قرار گرفته است. از آنجا که دو ویژگی مهم وارونگر CMOS، توان مصرفی پائین و ابعاد ترانزیستورهای به کار رفته در آن است، لذا وارونگر دیجیتال مورد بحث، با تکنولوژی CMOS؛90 نانومتر و ولتاژ تغذیه 0/46 ولت شبیه سازی شده است. وارونگر دیجیتال خود- بایاس تنها 10 نانو وات توان مصرف می کند. وارونگر دیجیتال معرفی شده، برای کاربردهای ولتاژ پایین، توان پایین و سرعت بالا بسیار مناسب است.